「NVIDIA Ampere」を編集中

ナビゲーションに移動 検索に移動

警告: ログインしていません。編集を行うと、あなたの IP アドレスが公開されます。ログインまたはアカウントを作成すれば、あなたの編集はその利用者名とともに表示されるほか、その他の利点もあります。

この編集を取り消せます。 下記の差分を確認して、本当に取り消していいか検証してください。よろしければ変更を保存して取り消しを完了してください。

最新版 編集中の文章
1行目: 1行目:
'''NVIDIA Ampere'''(あんぺーる)とは、2020年5月14日に[[Nvidia]]社が発表した[[GPU]]のマイクロアーキテクチャのコードネームである。
+
'''NVIDIA Ampere'''(あんべーる)とは、2020年5月14日に[[Nvidia]]社が発表した[[GPU]]のマイクロアーキテクチャのコードネームである。
 
==概要==
 
==概要==
 
[[NVIDA Volta]]および[[NVIDIA Turing]]の後続。
 
[[NVIDA Volta]]および[[NVIDIA Turing]]の後続。
20行目: 20行目:
 
== 変更点 ==
 
== 変更点 ==
  
* A100は[[TSMC]]の7nmプロセスで製造
+
* A100はTSMCの7nmプロセスで製造
* [[GeForce 3000シリーズ]]は[[サムスン]]の8nmプロセスで製造
+
* GeForce 3000シリーズはサムスンの8nmプロセスで製造
 
* 第3世代テンソルコアを搭載
 
* 第3世代テンソルコアを搭載
** [[FP16]]、[[bfloat16]]、[[TensorFloat-32]]、[[FP64]]をサポート
+
** FP16、bfloat16、TensorFloat-32、FP64をサポート
 
* 第2世代レイトレーシングコアを搭載
 
* 第2世代レイトレーシングコアを搭載
** [[レイトレーシング]]、従来の[[シェーダー]]群([[ピクセルシェーダー]]など)、[[コンピュートシェーダー]]の3種類が並走可能になった
+
** レイトレーシング、従来のシェーダー群(ピクセルシェーダーなど)、コンピュートシェーダーの3種類が並走可能になった
* 高帯域幅のメモリをサポート([[HBM2]]と[[GDDR6X]]をサポート)
+
* 高帯域幅のメモリをサポート(HBM2とGDDR6Xをサポート)
* [[FP32]]のコア数が単純に2倍になってる([[GeForce 2000シリーズ]]より単純に2倍速い)
+
* FP32のコア数が単純に2倍になってる(GeForce 2000シリーズより単純に2倍速い)
 
* NVLink 3.0で1ペアあたりのスループットが50Gbit/sになった
 
* NVLink 3.0で1ペアあたりのスループットが50Gbit/sになった
 
* PCI Express 4.0に対応、かつSR-IOVに対応(SR-IOVはA100のみ)
 
* PCI Express 4.0に対応、かつSR-IOVに対応(SR-IOVはA100のみ)
37行目: 37行目:
  
 
* https://www.nvidia.com/en-us/data-center/nvidia-ampere-gpu-architecture/
 
* https://www.nvidia.com/en-us/data-center/nvidia-ampere-gpu-architecture/
 
[[category: GPU]]
 
[[category: NVIDIA]]
 

MonoBookへの投稿はすべて、他の投稿者によって編集、変更、除去される場合があります。 自分が書いたものが他の人に容赦なく編集されるのを望まない場合は、ここに投稿しないでください。
また、投稿するのは、自分で書いたものか、パブリック ドメインまたはそれに類するフリーな資料からの複製であることを約束してください(詳細はMonoBook:著作権を参照)。 著作権保護されている作品は、許諾なしに投稿しないでください!

このページを編集するには、下記の確認用の質問に回答してください (詳細):

取り消し 編集の仕方 (新しいウィンドウで開きます)